看板
[ ASM ]
討論串[請益] spi的pull-up 電阻
共 4 篇文章
首頁
上一頁
1
下一頁
尾頁
內容預覽:
我會建議在SS上加pull up電阻。. 不只是SPI,在電路設計習慣上我會在所有用到的數位輸出接腳都加上一個. pull up(down)電阻。. 理由如同推文中yunnlai所述,部分MCU在reset後GPIO會被設置為input且無. pull電阻的狀態,直到你的暫存器設置完成後才會有明確的
(還有313個字)
內容預覽:
先感謝各位版友不吝分享,各位提到了上電時避免io因尚未初始化而誤寫入資料,. 這部分是贊同的。. 再與原本的提問slew rate的問題整合來看,我提出一些觀點供大家參考。. IO 的slew rate會影響操作hi/lo的頻率,比方說i2c許多單晶片建議是open drain輸出,當clk要提高時
(還有342個字)
首頁
上一頁
1
下一頁
尾頁