看板 [ ASM ]
討論串[請益] spi的pull-up 電阻
共 2 篇文章
首頁
上一頁
1
下一頁
尾頁

推噓0(0推 0噓 21→)留言21則,0人參與, 4月前最新作者ando5566 (販賣夢想的人)時間6月前 (2021/03/23 02:58), 編輯資訊
1
0
0
內容預覽:
使用的pic18單晶片 ,其SPI 如果設置成cmos push pull輸出,而非open drain,但仍在pin腳上加上pullup電阻,在pull high時是不是slew rate提升效果能由pullup 電阻來控制?. 自己是這樣認知,不知道想法是否有錯?感謝指導!. --. 發信站

推噓1(1推 0噓 6→)留言7則,0人參與, 3月前最新作者icetofux時間3月前 (2021/05/28 21:44), 3月前編輯資訊
0
0
0
內容預覽:
我會建議在SS上加pull up電阻。. 不只是SPI,在電路設計習慣上我會在所有用到的數位輸出接腳都加上一個. pull up(down)電阻。. 理由如同推文中yunnlai所述,部分MCU在reset後GPIO會被設置為input且無. pull電阻的狀態,直到你的暫存器設置完成後才會有明確的
(還有313個字)
首頁
上一頁
1
下一頁
尾頁